PLL

出典: くみこみックス

版間での差分
8 行 8 行
<!-- 【著作権者】○○ ○○氏 -->
<!-- 【著作権者】○○ ○○氏 -->
----
----
-
位相同期ループの略です.入力信号と同じ周波数,位相の信号を発生させる発振回路です.周波数逓倍器や分周器と組み合わせて,基準周波数と同期したさまざまな周波数を発生できます.また,無線信号やシリアル・データを安定して受信できます.
+
 位相同期ループの略です.入力信号と同じ周波数,位相の信号を発生させる発振回路です.周波数逓倍器や分周器と組み合わせて,基準周波数と同期したさまざまな周波数を発生できます.また,無線信号やシリアル・データを安定して受信できます.
<br>
<br>
<br>
<br>

2009年1月23日 (金) 06:30の版

PLL(Phase Lock Loop)

 負帰還回路によって周波数および位相を基準信号もしくは所望の信号と同一に安定化させた信号を得るための回路の一つ.主に同期検波のために使用され,発振器や位相比較器,乗算器,ループ・フィルタなどから構成される.

【出典】Interface編集部 編;組み込み技術用語集,Interface 2007年8月号 別冊付録,CQ出版社,2007年8月.


 位相同期ループの略です.入力信号と同じ周波数,位相の信号を発生させる発振回路です.周波数逓倍器や分周器と組み合わせて,基準周波数と同期したさまざまな周波数を発生できます.また,無線信号やシリアル・データを安定して受信できます.

【出典】Interface編集部 編;組み込み技術用語集,Interface 2007年8月号 別冊付録,CQ出版社,2007年8月.

表示