DPA

出典: くみこみックス

版間での差分
(新しいページ: 'DPA 【Dynamic Phase Alignment】  サンプリング・クロックを受信データにそろえることによって,クロック-チャネル間のスキューを排...')
最新版 (2009年2月21日 (土) 11:33) (ソースを表示)
 
(間の 1 版分が非表示です)
1 行 1 行
DPA 【Dynamic Phase Alignment】
DPA 【Dynamic Phase Alignment】
-
 サンプリング・クロックを受信データにそろえることによって,クロック-チャネル間のスキューを排除する機能です.DPAは,PLLが生成する八つの位相シフト・クロックの中から受信データの中央に最も近いクロック位相を一つ選択し,受信データをサンプリングすることで,データをそろえます(p.10の図6を参照).このアライメントは連続的に行われ,クロックと受信データの間のタイミング変動の動的変化を補償します.
+
 サンプリング・クロックを受信データにそろえることによって,クロック-チャネル間のスキューを排除する機能です.DPAは,PLLが生成する八つの位相シフト・クロックの中から受信データの中央に最も近いクロック位相を一つ選択し,受信データをサンプリングすることで,データをそろえます('''図''').このアライメントは連続的に行われ,クロックと受信データの間のタイミング変動の動的変化を補償します.
<br>
<br>
<br>
<br>
-
【出典】(株)アルティマ 技術統括部 一同,下馬場 朋禄,山際 伸一,横溝 憲治;システム開発者のためのFPGA用語集,Design Wave Magazine 2008年12月号 別冊付録,CQ出版社,2008年12月.
 
-
<!-- 【著作権者】○○ ○○氏 -->
 
<br>
<br>
 +
<center>
 +
[[画像:fpga_f6.gif]]<br>
<br>
<br>
 +
'''図 DPAの構成'''
 +
</center>
 +
<br>
 +
<br>
 +
【出典】(株)アルティマ 技術統括部 一同,下馬場 朋禄,山際 伸一,横溝 憲治;システム開発者のためのFPGA用語集,Design Wave Magazine 2008年12月号 別冊付録,CQ出版社,2008年12月.
 +
<!-- 【著作権者】○○ ○○氏 -->
 +
[[Category:組み込み技術全般]] [[Category:FPGA]]
[[Category:組み込み技術全般]] [[Category:FPGA]]

最新版

DPA 【Dynamic Phase Alignment】

 サンプリング・クロックを受信データにそろえることによって,クロック-チャネル間のスキューを排除する機能です.DPAは,PLLが生成する八つの位相シフト・クロックの中から受信データの中央に最も近いクロック位相を一つ選択し,受信データをサンプリングすることで,データをそろえます().このアライメントは連続的に行われ,クロックと受信データの間のタイミング変動の動的変化を補償します.


画像:fpga_f6.gif

図 DPAの構成



【出典】(株)アルティマ 技術統括部 一同,下馬場 朋禄,山際 伸一,横溝 憲治;システム開発者のためのFPGA用語集,Design Wave Magazine 2008年12月号 別冊付録,CQ出版社,2008年12月.

表示