条件フラグ

出典: くみこみックス

版間での差分
(新しいページ: '条件フラグ(じょうけんフラグ)  ARMプロセッサは,cpsr(カレント・プロセッサ・ステータス・レジスタ)の中に8ビットのフラ...')
最新版 (2009年2月23日 (月) 02:37) (ソースを表示)
M (1 版)
 
(間の 2 版分が非表示です)
4 行 4 行
<br>
<br>
<br>
<br>
-
【出典】Interface編集部 編;組み込み技術用語集,Interface 2007年8月号 別冊付録,CQ出版社,2007年8月.
+
【出典】宮崎 仁;ARM用語集,デザイン ウェーブ マガジン 2008年6月号 別冊付録,CQ出版社,2008年6月.
<!-- 【著作権者】宮崎 仁氏 -->
<!-- 【著作権者】宮崎 仁氏 -->
<br>
<br>
<br>
<br>
-
[[Category:組み込み技術全般]] [[Category:ARM用語]]
+
[[Category:組み込み技術全般|ショウケンフラク]] [[Category:ARM用語|ショウケンフラク]]

最新版

条件フラグ(じょうけんフラグ)

 ARMプロセッサは,cpsr(カレント・プロセッサ・ステータス・レジスタ)の中に8ビットのフラグ・フィールドを持ち,Q(サチュレーション),V(オーバフロー),C(キャリ),Z(ゼロ),N(ネガティブ)の5個のフラグ・ビットを使用できます.このフラグ・ビットは演算命令や移動命令の実行結果によって更新され,条件分岐命令や条件実行命令の条件フラグとして利用されます.

【出典】宮崎 仁;ARM用語集,デザイン ウェーブ マガジン 2008年6月号 別冊付録,CQ出版社,2008年6月.

表示