ベース・アドレス・レジスタ

出典: くみこみックス

版間での差分
(新しいページ: ' 命令の対象となるメモリ・アドレスの演算に用いられるレジスタです.このレジスタが保持するベース・アドレスに,オフセッ...')
最新版 (2009年2月23日 (月) 02:37) (ソースを表示)
M (1 版)
 
(間の 2 版分が非表示です)
9 行 9 行
<br>
<br>
-
[[Category:組み込み技術全般]] [[Category:ARM用語]]
+
[[Category:組み込み技術全般|ヘスアトレスレシスタ]] [[Category:ARM用語|ヘスアトレスレシスタ]]

最新版

 命令の対象となるメモリ・アドレスの演算に用いられるレジスタです.このレジスタが保持するベース・アドレスに,オフセットやイミディエートを加算して,実効アドレスを生成します.ARMプロセッサでは,レジスタr1がベース・アドレス・レジスタです.

【出典】Interface編集部 編;組み込み技術用語集,Interface 2007年8月号 別冊付録,CQ出版社,2007年8

月.

表示