オペアンプ

出典: くみこみックス

版間での差分
M (1 版)
最新版 (2009年3月16日 (月) 06:14) (ソースを表示)
 
3 行 3 行
<br>
<br>
 演算増幅器のこと.抵抗,コンデンサと組み合わせて,アナログ演算(加算,積分,微分など)を行う.オペアンプの基本構成は,2入力端子に印加した信号の差の電圧を増幅し,出力端子では,その信号差電圧が無信号時にゼロ・レベルになるようにした増幅回路である.通常,負帰還回路の構成を用いる.
 演算増幅器のこと.抵抗,コンデンサと組み合わせて,アナログ演算(加算,積分,微分など)を行う.オペアンプの基本構成は,2入力端子に印加した信号の差の電圧を増幅し,出力端子では,その信号差電圧が無信号時にゼロ・レベルになるようにした増幅回路である.通常,負帰還回路の構成を用いる.
 +
<br>
 +
<br>
 +
<br>
 +
<center>
 +
[[画像:lsi_f8.gif]]<br>
 +
<br>
 +
'''図 オペアンプの概要'''
 +
</center>
<br>
<br>
<br>
<br>

最新版

オペアンプ【Operational Amplifier】

 演算増幅器のこと.抵抗,コンデンサと組み合わせて,アナログ演算(加算,積分,微分など)を行う.オペアンプの基本構成は,2入力端子に印加した信号の差の電圧を増幅し,出力端子では,その信号差電圧が無信号時にゼロ・レベルになるようにした増幅回路である.通常,負帰還回路の構成を用いる.


画像:lsi_f8.gif

図 オペアンプの概要



【出典】西久保 靖彦;基本システムLSI用語辞典,CQ出版社,2000年5月.

表示