ノンブロッキング・キャッシュ

出典: くみこみックス

版間での差分
(新しいページ: ' キャッシュ・メモリの構成法の一つ.PentiumPro以来,Intel社製のCPUに搭載された1次/2次キャッシュ・メモリでも採用されている....')
最新版 (2009年1月26日 (月) 08:18) (ソースを表示)
(新しいページ: ' キャッシュ・メモリの構成法の一つ.PentiumPro以来,Intel社製のCPUに搭載された1次/2次キャッシュ・メモリでも採用されている....')
 

最新版

 キャッシュ・メモリの構成法の一つ.PentiumPro以来,Intel社製のCPUに搭載された1次/2次キャッシュ・メモリでも採用されている.キャッシュがミス・ヒットし,メイン・メモリとキャッシュ・メモリの間でデータの転送が行われている最中にも,CPUはキャッシュ・メモリにアクセスできる.これに対して,キャッシュ・ミス時にCPUがキャッシュ・メモリにアクセスできず,処理が停止してしまう方式をブロッキング・キャッシュと呼ぶ.このような事態は,パイプライン処理やスーパスカラ構造をもつCPUなら,命令およびデータのいずれでも起きる可能性がある.そこで,パイプラインの制御下にあり,既に読み出して実行可能な状態になった命令やオペランドがキャッシュにヒットする場合,キャッシュへのアクセスを許せば,キャッシュ・ミスによる実行停止のペナルティを大幅に軽減できる.Pentium II/III/4のノンブロッキング・キャッシュでは,キャッシュ・ミス中のキャッシュ・ヒットを最大で四つまで許容し,CPUからの継続的なアクセスが可能で,これはDIB(Dual Independent Bus)で実現した高等技術である.ただし,原理的にキャッシュ・ミス中にさらにキャッシュ・ミスが生じたときは,CPUが処理を継続できない.この場合でも,本来別々のキャッシュ・ミスとそれに伴なうメイン・メモリへのアクセスをまとめて行うため,わずかながらペナルティを軽減することができる.

【出典】Interface編集部 編;組み込み技術用語集,Interface 2007年8月号 別冊付録,CQ出版社,2007年8月.

表示