スタンダード・セル
出典: くみこみックス
版間での差分
M (1 版) |
|||
4 行 | 4 行 | ||
本来の意味は,あらかじめ半導体メーカが用意した標準的な機能ブロックのこと.しかし,こうした標準的な機能ブロック(スタンダード・セル)を用いて設計されたASICもスタンダード・セルと呼ばれている. | 本来の意味は,あらかじめ半導体メーカが用意した標準的な機能ブロックのこと.しかし,こうした標準的な機能ブロック(スタンダード・セル)を用いて設計されたASICもスタンダード・セルと呼ばれている. | ||
スタンダード・セルは,ゲートアレイと並ぶ代表的なASICである.ゲートアレイでは配線のみ顧客の要求に合わせて製作するのに対して,スタンダード・セルではセル配置と配線の両方を顧客の要求に合わせる.そのため,ゲートアレイと比較すると設計期間が長く,製造コストも割高になる.ただし,性能やチップ面積などの点で,ゲートアレイよりも最適化しやすい. | スタンダード・セルは,ゲートアレイと並ぶ代表的なASICである.ゲートアレイでは配線のみ顧客の要求に合わせて製作するのに対して,スタンダード・セルではセル配置と配線の両方を顧客の要求に合わせる.そのため,ゲートアレイと比較すると設計期間が長く,製造コストも割高になる.ただし,性能やチップ面積などの点で,ゲートアレイよりも最適化しやすい. | ||
+ | <br> | ||
+ | <br> | ||
+ | <br> | ||
+ | <center> | ||
+ | [[画像:lsi_f37.gif]]<br> | ||
+ | <br> | ||
+ | '''図 スタンダード・セル''' | ||
+ | </center> | ||
<br> | <br> | ||
<br> | <br> |
最新版
スタンダード・セル【Standard Cell】
本来の意味は,あらかじめ半導体メーカが用意した標準的な機能ブロックのこと.しかし,こうした標準的な機能ブロック(スタンダード・セル)を用いて設計されたASICもスタンダード・セルと呼ばれている.
スタンダード・セルは,ゲートアレイと並ぶ代表的なASICである.ゲートアレイでは配線のみ顧客の要求に合わせて製作するのに対して,スタンダード・セルではセル配置と配線の両方を顧客の要求に合わせる.そのため,ゲートアレイと比較すると設計期間が長く,製造コストも割高になる.ただし,性能やチップ面積などの点で,ゲートアレイよりも最適化しやすい.
【出典】西久保 靖彦;基本システムLSI用語辞典,CQ出版社,2000年5月.