タイミング解析
出典: くみこみックス
版間での差分
M (1 版) |
M (1 版) |
||
(間の 1 版分が非表示です) | |||
7 行 | 7 行 | ||
<br> | <br> | ||
【出典】西久保 靖彦;基本システムLSI用語辞典,CQ出版社,2000年5月. | 【出典】西久保 靖彦;基本システムLSI用語辞典,CQ出版社,2000年5月. | ||
- | + | <!-- 【著作権者】西久保 靖彦氏 --> | |
<br> | <br> | ||
<br> | <br> |
最新版
タイミング解析【Timing Analysis】
論理回路の誤動作につながるタイミング・エラーの原因(クロック・スキュー,グリッチ・ノイズ,レーシングなど)を追求する作業.たとえば大規模LSIの設計では,回路素子の遅延よりも配線遅延の影響が大きくなり,タイミングによる誤動作を生じやすくなる.
大規模LSI設計のタイミング解析手法には,動的タイミング解析と静的タイミング解析がある.前者は論理シミュレータを使用する.シミュレーション・パターンを用意する必要がある.後者は静的タイミング解析ツールを使用する.すべての論理パスについて回路素子や配線の信号遅延時間を積算し,回路入力信号のセットアップ/ホールド時間などのタイミング・マージンをチェックする.シミュレーション・パターンを用意する必要はない.
【出典】西久保 靖彦;基本システムLSI用語辞典,CQ出版社,2000年5月.