Pagetable構造体
出典: くみこみックス
版間での差分
M (1 版) |
|||
(間の 1 版分が非表示です) | |||
13 行 | 13 行 | ||
<br> | <br> | ||
<br> | <br> | ||
- | + | 【出典】宮崎 仁;ARM用語集,デザイン ウェーブ マガジン 2008年6月号 別冊付録,CQ出版社,2008年6月. | |
<!-- 【著作権者】宮崎 仁氏 --> | <!-- 【著作権者】宮崎 仁氏 --> | ||
<br> | <br> |
最新版
Pagetable構造体(Pagetableこうぞうたい)
ARM MMUハードウェアには,複数のレベルを持つページ・テーブル・アーキテクチャがあります.ページ・テーブルにはレベル1(L1)とレベル2(L2)の二つのレベルがあります.レベル1はL1マスターテーブルと呼ばれています.このページ・テーブルには,レベル2ページ・テーブルの開始アドレスのポインタと1Mバイト・ページを変換するためのページ・テーブル・エントリの2種類のページ・テーブル・エントリを含めることができます.
L1ページ・テーブル,L2ページ・テーブルにアクセスしてページ・テーブル・エントリを取得するには,一版にテーブルのデータ構造に合わせた構造体変数を定義して使用します
例えば,
typedef struct {
unsigned int vAddress
unsigned int ptAddress
unsigned int masterPtAddress
unsigned int type
unsigned int dom
} Pagetable;
のように,PageTableの構造体を定義できます.
【出典】宮崎 仁;ARM用語集,デザイン ウェーブ マガジン 2008年6月号 別冊付録,CQ出版社,2008年6月.