グローバル配線
出典: くみこみックス
版間での差分
(新しいページ: 'グローバル配線 【Global Route】 複数の回路ブロックからなるチップ・アーキテクチャにおいて,回路ブロック同士を結ぶ比較的...') |
|||
(間の 3 版分が非表示です) | |||
1 行 | 1 行 | ||
- | グローバル配線 | + | グローバル配線 (グローバルはいせん)【Global Route】 |
複数の回路ブロックからなるチップ・アーキテクチャにおいて,回路ブロック同士を結ぶ比較的長距離の配線をグローバル(大域的)配線,回路ブロック内などを結ぶ比較的短距離の配線をローカル(局所的)配線と呼びます.Altera社のFPGAにおいては,各LEに直接接続されている高速の専用配線をグローバル配線と呼びます.これを利用することにより,LE間のスキューが最小になります.各LEに直接接続されているため,余分な配線リソースを消費しないという特徴があります.ただし,本数に限りがあるので,ファンアウトが多い信号に使用することが推奨されています. | 複数の回路ブロックからなるチップ・アーキテクチャにおいて,回路ブロック同士を結ぶ比較的長距離の配線をグローバル(大域的)配線,回路ブロック内などを結ぶ比較的短距離の配線をローカル(局所的)配線と呼びます.Altera社のFPGAにおいては,各LEに直接接続されている高速の専用配線をグローバル配線と呼びます.これを利用することにより,LE間のスキューが最小になります.各LEに直接接続されているため,余分な配線リソースを消費しないという特徴があります.ただし,本数に限りがあるので,ファンアウトが多い信号に使用することが推奨されています. | ||
6 行 | 6 行 | ||
【出典】(株)アルティマ 技術統括部 一同,下馬場 朋禄,山際 伸一,横溝 憲治;システム開発者のためのFPGA用語集,Design Wave Magazine 2008年12月号 別冊付録,CQ出版社,2008年12月. | 【出典】(株)アルティマ 技術統括部 一同,下馬場 朋禄,山際 伸一,横溝 憲治;システム開発者のためのFPGA用語集,Design Wave Magazine 2008年12月号 別冊付録,CQ出版社,2008年12月. | ||
<!-- 【著作権者】○○ ○○氏 --> | <!-- 【著作権者】○○ ○○氏 --> | ||
+ | ---- | ||
+ | LSIのレイアウト設計工程において,詳細な配線を行う前に,配線がブロック間(セル間)のどの経路を通るかをおおまかに(概略的に)決定し,全体的な評価を行う予備的作業. | ||
+ | <br> | ||
+ | <br> | ||
+ | 【出典】西久保 靖彦;基本システムLSI用語辞典,CQ出版社,2000年5月. | ||
+ | <!-- 【著作権者】西久保 靖彦氏 --> | ||
<br> | <br> | ||
<br> | <br> | ||
12 行 | 18 行 | ||
* [[ローカル配線]] | * [[ローカル配線]] | ||
- | [[Category:組み込み技術全般]] [[Category:FPGA]] | + | [[Category:組み込み技術全般|クロハルハイセン]] [[Category:FPGA|クロハルハイセン]] [[Category:LSI|クロハルハイセン]] |
最新版
グローバル配線 (グローバルはいせん)【Global Route】
複数の回路ブロックからなるチップ・アーキテクチャにおいて,回路ブロック同士を結ぶ比較的長距離の配線をグローバル(大域的)配線,回路ブロック内などを結ぶ比較的短距離の配線をローカル(局所的)配線と呼びます.Altera社のFPGAにおいては,各LEに直接接続されている高速の専用配線をグローバル配線と呼びます.これを利用することにより,LE間のスキューが最小になります.各LEに直接接続されているため,余分な配線リソースを消費しないという特徴があります.ただし,本数に限りがあるので,ファンアウトが多い信号に使用することが推奨されています.
【出典】(株)アルティマ 技術統括部 一同,下馬場 朋禄,山際 伸一,横溝 憲治;システム開発者のためのFPGA用語集,Design Wave Magazine 2008年12月号 別冊付録,CQ出版社,2008年12月.
LSIのレイアウト設計工程において,詳細な配線を行う前に,配線がブロック間(セル間)のどの経路を通るかをおおまかに(概略的に)決定し,全体的な評価を行う予備的作業.
【出典】西久保 靖彦;基本システムLSI用語辞典,CQ出版社,2000年5月.