真理値表
出典: くみこみックス
版間での差分
2 行 | 2 行 | ||
論理回路の入力信号と出力信号の対応を示した表を真理値表といいます.この真理値表をもとに,論理式を組み立てます.例として,図30にハーフ・アダー(けた上げ入力のない1ビット加算器)の真理値表と,真理値表から導いた論理式を示します.入力AとBを加算し,Sに和をCにけた上げを出力します. | 論理回路の入力信号と出力信号の対応を示した表を真理値表といいます.この真理値表をもとに,論理式を組み立てます.例として,図30にハーフ・アダー(けた上げ入力のない1ビット加算器)の真理値表と,真理値表から導いた論理式を示します.入力AとBを加算し,Sに和をCにけた上げを出力します. | ||
- | |||
- | |||
- | |||
- | |||
<br> | <br> | ||
<br> | <br> | ||
14 行 | 10 行 | ||
'''図 ハーフ・アダーの真理値表''' | '''図 ハーフ・アダーの真理値表''' | ||
</center> | </center> | ||
+ | |||
+ | <br> | ||
+ | <br> | ||
+ | 【出典】(株)アルティマ 技術統括部 一同,下馬場 朋禄,山際 伸一,横溝 憲治;システム開発者のためのFPGA用語集,Design Wave Magazine 2008年12月号 別冊付録,CQ出版社,2008年12月. | ||
+ | <!-- 【著作権者】○○ ○○氏 --> | ||
[[Category:組み込み技術全般|シンリチヒョウ]] [[Category:FPGA|シンリチヒョウ]] | [[Category:組み込み技術全般|シンリチヒョウ]] [[Category:FPGA|シンリチヒョウ]] |
最新版
真理値表(しんりちひょう) 【Truth Table】
論理回路の入力信号と出力信号の対応を示した表を真理値表といいます.この真理値表をもとに,論理式を組み立てます.例として,図30にハーフ・アダー(けた上げ入力のない1ビット加算器)の真理値表と,真理値表から導いた論理式を示します.入力AとBを加算し,Sに和をCにけた上げを出力します.
【出典】(株)アルティマ 技術統括部 一同,下馬場 朋禄,山際 伸一,横溝 憲治;システム開発者のためのFPGA用語集,Design Wave Magazine 2008年12月号 別冊付録,CQ出版社,2008年12月.