ソースを表示
出典: くみこみックス
IP
のソース
移動:
ナビゲーション
,
検索
以下に示された理由により ページの編集 を行うことができません:
この処理は
ログイン利用者
の権限を持った利用者のみが実行できます。
以下にソースを表示しています:
IP 【Intellectual Property】 FPGAやASICなどの開発では,よく使用される回路ブロックがあらかじめ用意されており,この回路ブロックを使用することで設計やデバッグを容易に行えます.この回路ブロックはIPコアと呼ばれ,無償・有償のさまざまなIPコアが存在しています.IPコアはソフトウェア開発におけるライブラリに相当します.IPコアには,PCI,PCI Express,USBなどのインターフェースに関するものや,メモリ・コントローラ,CPUコアなどが存在します.LSI設計にハードウェア記述言語が使われ始めたころから,設計資産の再利用性を高めるためにこのような試みが行われてきました.最近では,IPコアをオープン・ソースとして公開するホームページ(http://www.opencores.org/) なども存在します. <br> <br> 【出典】(株)アルティマ 技術統括部 一同,下馬場 朋禄,山際 伸一,横溝 憲治;システム開発者のためのFPGA用語集,Design Wave Magazine 2008年12月号 別冊付録,CQ出版社,2008年12月. <!-- 【著作権者】○○ ○○氏 --> ---- 本来の意味は,特許や著作権などの知的財産権.半導体業界ではLSIを構成するために必要な機能ブロック(メガセルやマクロセル),およびLSIと組み合わせて使うソフトウェア部品(ドライバ・ソフトウェアやファームウェア)などをIPと呼んでいる. 実体は,従来からある機能ブロックやソフトウェア部品と異なるわけではない.しかし,IPと呼ぶようになったのには理由がある.マクロセルやメガセルなどが半導体メーカの社内だけでなく,社外でも流通するようになり,開発元が知的財産権を主張する必要が出てきた.IPは,記述のレベルによって3種類に分類される.すなわち,①ソフトIP(動作レベルやRTLのHDL記述,ゲート・レベルのネットリストなど),②ファームIP(ゲート・レベルのネットリストに,配置情報やプロセス条件などを付加したマクロセル情報),③ハードIP(寸法,タイミングなどが規定された,プロセス技術にリンクしたマスク・データ)の3種類である. <br> <br> <br> <center> [[画像:lsi_f103.gif]]<br> <br> '''図 IPの分類''' </center> <br> <br> 【出典】西久保 靖彦;基本システムLSI用語辞典,CQ出版社,2000年5月. <!-- 【著作権者】西久保 靖彦氏 --> <br> <br> == 関連リンク == * [http://www.opencores.org/ opencores] [[Category:組み込み技術全般]] [[Category:FPGA]] [[Category:LSI]]
IP
に戻る。
表示
本文
ノート
ソースを表示
履歴
メニュー
メインページ
最近の出来事
最近更新したページ
検索
* ツールボックス
リンク元
リンク先の更新状況
アップロード
特別ページ