ソースを表示
出典: くみこみックス
逓倍回路
のソース
移動:
ナビゲーション
,
検索
以下に示された理由により ページの編集 を行うことができません:
この処理は
ログイン利用者
の権限を持った利用者のみが実行できます。
以下にソースを表示しています:
逓倍回路【Clock Doubler】 <br> <br> LSI内部の動作周波数を引き上げるために用いる,クロック周波数を逓倍する回路.クロック周波数を2倍,3倍と高めることによって回路の動作速度が上がり,データ処理が高速になる.LSIを取り付ける実装基板上のクロック周波数を上げることは,浮遊容量による消費電力やEMIなどの観点から好ましくない.そのため,市販のマイクロプロセッサは外部からのクロック周波数をチップ内部で逓倍していることが多い. <br> <br> <br> <center> [[画像:lsi_f50.gif]]<br> <br> '''図 PLLを用いた逓倍クロックの生成例(2逓倍回路)''' </center> <br> <br> 【出典】西久保 靖彦;基本システムLSI用語辞典,CQ出版社,2000年5月. <!-- 【著作権者】西久保 靖彦氏 --> <br> <br> [[Category:組み込み技術全般|テイハイカイロ]] [[Category:LSI|テイハイカイロ]]
逓倍回路
に戻る。
表示
本文
ノート
ソースを表示
履歴
メニュー
メインページ
最近の出来事
最近更新したページ
検索
* ツールボックス
リンク元
リンク先の更新状況
アップロード
特別ページ