ソースを表示
出典: くみこみックス
タイミング・ドリブン設計
のソース
移動:
ナビゲーション
,
検索
以下に示された理由により ページの編集 を行うことができません:
この処理は
ログイン利用者
の権限を持った利用者のみが実行できます。
以下にソースを表示しています:
タイミング・ドリブン設計【Timing Driven Design】 <br> <br> タイミングの解析結果に基づいて,タイミングの最適化を図りながらLSIを設計すること.レイアウト設計に適用されることが多い.ただし,タイミングの最適化と同時に,チップ面積の最小化も考慮しなければならない. プロセス技術の微細化にともなって,回路素子の遅延よりも,回路素子間の配線遅延の影響が大きくなっている.その結果,レイアウト前の遅延時間の見積もりとレイアウト後にわかる実際の遅延時間の間に差が生じるようになり,クロック・スキューなど,タイミング的な誤動作が頻発している.こうした問題を解決するため,クリティカル・パスなどのタイミングを考慮しながら配置や配線を行うようになった. <br> <br> <br> <center> [[画像:lsi_f44.gif]]<br> <br> '''図 タイミング・ドリブン設計''' </center> <br> <br> 【出典】西久保 靖彦;基本システムLSI用語辞典,CQ出版社,2000年5月. <!-- 【著作権者】西久保 靖彦氏 --> <br> <br> == 関連項目 == * [[クロック・スキュー]] * [[配置配線ツール]] * [[フロアプラン]] [[Category:組み込み技術全般]] [[Category:LSI]]
タイミング・ドリブン設計
に戻る。
表示
本文
ノート
ソースを表示
履歴
メニュー
メインページ
最近の出来事
最近更新したページ
検索
* ツールボックス
リンク元
リンク先の更新状況
アップロード
特別ページ